国际标准期刊号: 0976-4860
阿普尔瓦·辛格·乔汉、维普尔·索尼
本文介绍了使用 IP 核在现场可编程门阵列 (FPGA) 上开发 FIR 滤波器的过程。FIR滤波器是通过FPGA设计并实现的,用于对数字信号进行滤波。考虑在 Xilinx XC3S400FPGA 上实现 FIR 滤波器,并通过汉明加窗技术计算系数。该模型能够根据嵌入到设计中的选择执行低通、高通、带通和带阻等滤波操作。几乎所有信号处理器所需的最基本功能包括加法、乘法和延迟。过滤器设置为 16 位有符号数据处理。IP Corse 已用于过滤输入数据。该设计通过VHDL(硬件描述语言)进行编码。为了验证设计的输出,仿真、编译和综合已经完成。